南开20春学期(1709、1803、1809、1903、1909、2003)《计算机原理》在线作业【标准答案100分】
------------------------
1.23、DMA 数据的传送是以()为单位进行的
A.字节
B.字
C.数据块
D.位
2.39、现代微机主板上,采用局部总线技术的作用是()
A.节省系统总线的带宽
B.提高抗干扰能力
C.抑制总线终端反射
D.构成紧耦合系统
3.若指令的运算结果不为0且低8位中“1”的个数为偶数,则标志寄存器中ZF和PF的状态为()。
A.0,0
B.0,1
C.1,0
D.1,1
4.在指令“MOV AX,0”执行后,CPU状态标志位IF的值()
A.为0
B.为l
C.不确定
D.不变
5.20、I/O 的编址方式采用统一编址方式时,进行输入输出操作的指令是()
A.控制指令
B.访存指令
C.输入输出指令
D.都不对
6.3、以下关于通道程序的叙述中,正确的是()
A.通道程序存放在主存中
B.通道程序存放在通道中
C.通道程序是由CPU 执行的
D.通道程序可在任何环境下执行I/O 操作
7.14、某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2M1M0,Mi 表示对Li 级中断进行屏蔽。若中断响应优先级从高到低顺序是L0→L1→L2→L3→L4,且要求中断处理优先级从高到低的顺序是L4→L0→L2→L1→L3,则L1 的中断处理程序中设置中断屏蔽字是()
A.11110
B.01101
C.00011
D.01010
8.10、假定一台计算机的显示存储器用DRAM 芯片实现,若要求显示分辨率为1600×1200,颜色深度为24 位,帧频为85Hz,显示总带宽的50%用来刷新屏幕,则需要的显存总带宽至少约为()
A.245M bps
B.979Mbps
C.1958Mbps
D.7834Mbps
9.37、三级时序系统提供的三级时序信号是()
A.指令周期、机器周期、节拍
B.指令周期、机器周期、时钟周期
C.机器周期、节拍、脉冲
D.指令周期、微指令周期、时钟周期
10.30、同步控制方式是()
A.只适用于CPU 控制的方式
B.只适用于外围设备控制的方式
C.由统一时序信号控制的方式
D.所有指令执行时间都相同的方式
11.<p><span style="FONT-FAMILY: 宋体; FONT-SIZE: 10pt; mso-bidi-font-family: 宋体; mso-font-kerning: 0pt; mso-ansi-language: EN-US; mso-fareast-language: ZH-CN; mso-bidi-language: AR-SA">寄存器<span lang="EN-US">BX</span>和<span lang="EN-US">DX</span>中存放有<span lang="EN-US">32</span>位二进制数<span lang="EN-US">,</span>其中<span lang="EN-US">BX</span>中放高<span lang="EN-US">16</span>位<span lang="EN-US">,</span>下列程序段完成对这<span lang="EN-US">32</span>位数扩大<span lang="EN-US">4</span>倍的功能<span lang="EN-US">,</span>那么该程序段中方框里应填的语句是<span lang="EN-US">()</span>。</span></p><p><span style="FONT-FAMILY: 宋体; FONT-SIZE: 10pt; mso-bidi-font-family: 宋体; mso-font-kerning: 0pt; mso-ansi-language: EN-US; mso-fareast-language: ZH-CN; mso-bidi-language: AR-SA"><img width="102" height="76" alt="" src="http://file.open.com.cn/ItemDB/94813/e1b6b5ea-64f9-4c48-a35f-17bd4aae50f7/2011510141955428.png" /></span></p>
A.<font face="Arial">ROL BX,1</font>
B.<font face="Arial">ROR BX,1</font>
C.<font face="Arial">RCL BX,1</font>
D.<font face="Arial">RCR BX,1</font>
12.5、CPU 中的通用寄存器()
A.只能存放数据,不能存放地址
B.可以存放数据和地址
C.既不能存放数据,也不能存放地址
D.可以存放数据和地址,还可以替代指令寄存器
13.1、CPU 是指()
A.控制器
B.运算器和控制器
C.运算器、控制器和主存
D.都不对
14.下面是关于可编程中断控制器8259A的叙述,其中错误的是()。
A.8259A具有优先级管理的功能
B.8259A具有辨认中断源的功能
C.8259A具有向CPU提供中断向量的功能
D.一片8259A可管理8级中断
15.7、计算机使用总线结构的主要优点是便于实现积木化,缺点是()
A.地址信息、数据信息和控制信息不能同时出现
B.地址信息和数据信息不能同时出现
C.两种信息源的代码在总线中不能同时出现
D.都不对
16.在基址寻址方式中,操作数的有效地址是()
A.程序计数器内容加上位移量
B.基址寄存器内容加上位移量
C.变址寄存器的内容加上位移量
D.地址寄存器内容加上位移量
17.7、设某浮点数共12 位,其中阶码含1 位符号共4 位,以2 为底,补码表示;尾数含1位符号共8 位,补码表示,规格化,则能表示的最大正数是()
A.27
B.28
C.28-1
D.27-1
18.10、假定指令中地址码所给出的是操作数的有效地址,则该指令采用()寻址方式
A.立即
B.直接
C.基址
D.相对
19.当前设计高性能计算机的重要技术途径是()
A.提高CPU 主频
B.扩大主存容量
C.采用非冯·诺依曼结构
D.采用并行处理技术
20.5、若[x]补 = 1.1101010,则[x]原 = ()
A.1.0010101
B.1.0010110
C.0.0010110
D.0.1101010
21.21、设一个32 位微处理器配有16 位的外部数据总线,若时钟频率为50MHz,若总线传输最短周期为4 个时钟周期,则总线的最大数据传输率为()
A.12.5MB/s
B.25MB/s
C.50MB/s
D.16MB/s
22.7、单级中断系统中,中断服务程序执行的顺序是()I、保护现场 II、开中断 III、关中断 IV、保存断点V、中断事件处理 VI、恢复现场 VII、中断返回
A.I→V→VI→II→VII
B.III→I→V→VII
C.III→IV→V→VI→VII
D.IV→I→V→VI→VII
23.41、通道程序结束时引起的中断是()
A.访管中断
B.I/O 中断
C.程序性中断
D.外中断
24.在8086系统的中断向量表中,若从0000H:005CH单元开始由低地址到高地址依次存放10H、20H、30H和40H四个字节,则相应的中断类型码和中断服务程序的入口地址分别为()。
A.17H,4030H:2010H
B.17H,2010H:4030H
C.16H,4030H:2010H
D.16H,2010H:4030H
25.40、以下4 个步骤在通道工作过程中正确的顺序是()I、组织I/O 操作 II、向CPU 发中断请求III、编制通道程序 IV、启动I/O 通道
A.I→II→III→IV
B.II→III→I→IV
C.IV→III→II→I
D.III→IV→I→II
26.22、DMA 方式的数据交换不是由CPU 执行一段程序来完成,而是在()之间建立一条逻辑上的直接数据通路,由DMA 控制器来实现
A.CPU 与主存之间
B.I/O 设备与I/O 设备之间
C.I/O 设备与CPU 之间
D.I/O 设备与主存之间
27.26、若十六进制数为B5.4,则相应的十进制数为()
A.176.5
B.176.25
C.181.25
D.181.5
28.8086微处理器的可屏蔽中断请求信号来自于()
A.CLK引脚
B.NMI引脚
C.INTR引脚
D.GND引脚
29.24、在独立请求方式下,若有N 个设备,则()
A.有N 个总线请求信号和N 个总线响应信号
B.有一个总线请求信号和N 个总线响应信号
C.总线请求信号多于总线响应信号
D.总线请求信号少于总线响应信号
30.18、高速缓冲存储器Cache 一般采用()
A.随机存取方式
B.顺序存取方式
C.半顺序存取方式
D.只读不写方式
------------------------
1.8255A中端口A使用的是INTR等联络线是端口C的线。
A.错误
B.正确
2.字长越长,计算机处理数据的速度越快;
A.错误
B.正确
3.8086访问一个字节单元和访问一个字单元,只需要一个总线周期()。
A.错误
B.正确
4.指令系统和机器语言无关
T.对
F.错
5.RAM 是可读可写存储器,ROM 是只读存储器
T.对
F.错
6.8259A中对任何一级外部IR中断源都可单独进行屏蔽。
A.错误
B.正确
7.中断服务程序可放在用户可用的内存的任何区域。
A.错误
B.正确
8.一个寄存器不可能即作数据寄存器,又作地址寄存器
T.对
F.错
9.零的补码和移码表示相同
T.对
F.错
10.DRAM 是易失性RAM,而SRAM 中的存储信息是不易失的
T.对
F.错
11.8253 的每个计数器只能按二进制计数。
A.错误
B.正确
12.虚存对应用程序员透明,对系统程序员不透明
T.对
F.错
13.半导体RAM 信息可读可写,且断电后仍能保持记忆
T.对
F.错
14.A、寻址方式是指令如何给出操作数或操作数地址
T.对
F.错
15.虚存对应用程序员、系统程序员都透明
T.对
F.错
16.乘法指令的执行子周期和加法指令的执行子周期一样长
T.对
F.错
17.C、所有指令都有操作码和地址码
T.对
F.错
18.I/O 端口可以和主存统一编号,也可以单独编号
T.对
F.错
19.8088的M/IO引脚的低电平表明选通的是I/O接口。
A.错误
B.正确
20.任何一个十进制小数都可以用二进制精确表示。
A.错误
B.正确